差分
このページの2つのバージョン間の差分を表示します。
| 電気・電子:組み込み:プロセッサ:armコア比較 [2020/10/18 23:34] – [テーブル] ringo | 電気・電子:組み込み:プロセッサ:armコア比較 [2024/08/17 01:42] (現在) – 外部編集 127.0.0.1 | ||
|---|---|---|---|
| 行 64: | 行 64: | ||
| アプリケーションプロセッサ | アプリケーションプロセッサ | ||
| === 32bit === | === 32bit === | ||
| - | ^ ^ Cortex-A5 | + | ^ ^ Cortex-A5 |
| - | ^ 発表年 | + | ^ 発表年 |
| - | ^ アーキテクチャ | + | ^ アーキテクチャ |
| - | ^ big.LITTLE | + | ^ big.LITTLE |
| - | ^ デコード幅 / 実行ポート数 | + | ^ デコード幅 / 実行ポート数 |
| - | ^ 命令パイプライン | + | ^ 命令パイプライン |
| - | ^ コア構成 | + | ^ コア構成 |
| - | ^ コアあたりの性能 | + | ^ コアあたりの性能 |
| - | ^ 最大クロック周波数 | + | ^ 最大クロック周波数 |
| - | ^ 動的電力 (例) | 0.13mW/MHz (TSMC 40LP)\\ 0.08mW/MHz (TSMC 40G) | < | + | ^ 動的電力 (例) | 0.13mW/MHz (TSMC 40LP)\\ 0.08mW/MHz (TSMC 40G) | < |
| - | ^ FPU | VFPv4 (オプション)\\ 16x 64b レジスタ | + | ^ FPU | VFPv4 (オプション)\\ 16x 64b レジスタ |
| - | ^ NEON (SIMD) | + | ^ NEON (SIMD) |
| - | ^ DSP命令\\ (MAC, 算術関数など) | + | ^ DSP命令\\ (MAC, 算術関数など) |
| - | ^ L1キャッシュ | + | ^ L1キャッシュ |
| - | ^ L2キャッシュ | + | ^ L2キャッシュ |
| - | ^ L3キャッシュ | + | ^ L3キャッシュ |
| - | ^ 仮想化 | + | ^ 仮想化 |
| - | ^ バス | + | ^ バス |
| - | ^ その他 | + | ^ その他 |
| ^ ^ Cortex-A15 | ^ ^ Cortex-A15 | ||
| 行 105: | 行 105: | ||
| === 64bit === | === 64bit === | ||
| - | ^ ^ Cortex-A34 | + | The Armv8-A architecture does not define a separate version number for its Advanced SIMD and floating-point support in the AArch64 execution state because the instructions are always implicitly present. |
| - | ^ 発表年 | + | |
| - | ^ アーキテクチャ | + | |
| - | ^ big.LITTLE | + | |
| - | ^ デコード幅 / 実行ポート数 | + | |
| - | ^ 命令パイプライン | + | |
| - | ^ コア構成 | + | |
| - | ^ コアあたりの性能 | + | |
| - | ^ 最大クロック周波数 | + | |
| - | ^ 動的電力 (例) | ? | 0.06mW/MHz (?nm, 最小)\\ 0.09mW/MHz (?nm, 標準的) | + | |
| - | ^ FPU | VFPv4 (パイプライン化? | + | |
| - | ^ NEON (SIMD) | + | |
| - | ^ DSP命令\\ (MAC, 算術関数など) | + | |
| - | ^ L1キャッシュ | + | |
| - | ^ L2キャッシュ | + | |
| - | ^ L3キャッシュ | + | |
| - | ^ 仮想化 | + | |
| - | ^ バス | + | |
| - | ^ その他 | + | |
| + | ^ ^ Cortex-A34 | ||
| + | ^ 発表年 | ||
| + | ^ アーキテクチャ | ||
| + | ^ big.LITTLE | ||
| + | ^ デコード幅 / 実行ポート数 | ||
| + | ^ 命令パイプライン | ||
| + | ^ コア構成 | ||
| + | ^ コアあたりの性能 | ||
| + | ^ 最大クロック周波数 | ||
| + | ^ 動的電力 (例) | ? | 0.06mW/MHz (?nm, 最小)\\ 0.09mW/MHz (?nm, 標準的) | ||
| + | ^ FPU | VFPv4 (パイプライン化? | ||
| + | ^ NEON (SIMD) | ||
| + | ^ DSP命令\\ (MAC, 算術関数など) | ||
| + | ^ L1キャッシュ | ||
| + | ^ L2キャッシュ | ||
| + | ^ L3キャッシュ | ||
| + | ^ 仮想化 | ||
| + | ^ バス | ||
| + | ^ その他 | ||
| + | |||
| + | ^ ^ Cortex-A65 | ||
| + | ^ 発表年 | ||
| + | ^ アーキテクチャ | ||
| + | ^ big.LITTLE | ||
| + | ^ デコード幅 / 実行ポート数 | ||
| + | ^ 命令パイプライン | ||
| + | ^ コア構成 | ||
| + | ^ コアあたりの性能 | ||
| + | ^ 最大クロック周波数 | ||
| + | ^ 動的電力 (例) | ||
| + | ^ FPU | FP32, FP64, オプション | ||
| + | ^ NEON (SIMD) | ||
| + | ^ DSP命令\\ (MAC, 算術関数など) | ||
| + | ^ L1キャッシュ | ||
| + | ^ L2キャッシュ | ||
| + | ^ L3キャッシュ | ||
| + | ^ 仮想化 | ||
| + | ^ バス | ||
| + | ^ その他 | ||
| + | |||
| + | ==== Cortex-X ==== | ||
| + | Cortex-X Custom (CXC) program | ||
| + | |||
| + | ^ ^ Cortex-X1 | ||
| + | ^ 発表年 | ||
| + | ^ アーキテクチャ | ||
| + | ^ big.LITTLE | ||
| + | ^ デコード幅 / 実行ポート数 | ||
| + | ^ 命令パイプライン | ||
| + | ^ コア構成 | ||
| + | ^ コアあたりの性能 | ||
| + | ^ 最大クロック周波数 | ||
| + | ^ 動的電力 (例) | ||
| + | ^ FPU | | | ||
| + | ^ NEON (SIMD) | ||
| + | ^ DSP命令\\ (MAC, 算術関数など) | ||
| + | ^ L1キャッシュ | ||
| + | ^ L2キャッシュ | ||
| + | ^ L3キャッシュ | ||
| + | ^ 仮想化 | ||
| + | ^ バス | ||
| + | ^ その他 | ||
| ==== Cortex-R ==== | ==== Cortex-R ==== | ||